您的位置:首頁 > 熱點 >

利用低噪聲LDO調節(jié)器ADP150為ADF4350 PLL和VCO供電

圖5. ADP150輸出噪聲

電源噪聲引起相位噪聲性能下降的計算公式如下:

其中,L(LDO)是在頻率偏移fm時調節(jié)器VCO相位噪聲的噪聲貢獻(dBc/Hz);P為VCO推壓系數(shù)(Hz/V);Sfm為給定頻率偏移下的噪聲譜密度(V/√Hz);fm為測量噪聲譜密度所對應的頻率偏移(Hz)。

然后,電源的噪聲貢獻與VCO的噪聲貢獻(其本身利用極低噪聲電源進行測量)以RSS方式求和,得出采用給定調節(jié)器時VCO輸出端的總噪聲。

這些噪聲以RSS方式求和,得出期望的VCO相位噪聲:

本例選擇100 kHz的噪聲譜密度偏移,并使用6 MHz/V的推壓系數(shù),帶理想電源的VCO噪聲取值−110 dBc/Hz。

表2. VCO噪聲的計算和測量

標簽: PLL VCO 供電 ADF4350 ADP150 噪聲 LDO 調節(jié)器 利用

相關閱讀